

# Problemas de Fundamentos de Computadores Tema 7

# Problemas básicos:

1. Utilizando un contador con carga paralela módulo 8 y el menor número de puertas lógicas, diseñe un dado electrónico cuyo diagrama de bloques se muestra en la figura siguiente:



El sistema tiene una entrada, *J*, conectada a un pulsador. Cuando esta entrada vale '1', el contador sigue cíclicamente una secuencia de 6 valores distintos cada uno codificando una cara diferente del dado; cuando vale '0', el contador se detiene. La salida del contador está conectada a un conversor que, para cada valor de la secuencia, enciende los leds que correspondan según la cara del dado representada. Para evitar que el usuario pueda averiguar cuál es el valor que está marcando el dado mientras mantiene presionado el pulsador, la frecuencia de la señal de reloj debe ser lo suficientemente alta (por ejemplo, 1 KHz). Así, como el valor final del dado está determinado por el tiempo que la entrada permanece a '1' y este no puede ser controlado con exactitud por un humano, se consigue la deseada sensación de aleatoriedad.

**2.** Complete un cronograma, como el mostrado en la figura, para cada uno de los diseños basados en contadores mostrados en la misma.



- **3.** Utilizando un contador con carga en paralelo y el mínimo número de puertas lógicas, implemente un sistema secuencial cuya salida repita la secuencia: 0, 1, 4, 4, 7, 7.
- **4.** Utilizando un contador con carga en paralelo y el menor número de puertas lógicas, implemente un sistema secuencial con una entrada binaria que se comporte de acuerdo con el diagrama de la figura siguiente:



- 5. Usando puertas lógicas y contadores módulo 16 con capacitación de cuenta y carga paralela conectados a un reloj de 60 Hz, diseñe un temporizador de 1 segundo (su salida vale 1 durante un ciclo de cada 60). Ídem para el caso de que la frecuencia de reloj sea de 1 KHz.
- **6.** Diseñar un registro de desplazamiento bidireccional de 3 bits con dos entradas de datos en paralelo, *E1* y *E2*. El registro tendrá una entrada de control, <u>S</u>, que indica la función a realizar según la siguiente tabla:

| <u>S</u> | Q(t+1)          |
|----------|-----------------|
| 000      | Q(t)            |
| 001      | $Q(t) \times 2$ |
| 010      | $Q(t) \div 2$   |
| 011      | C1( Q(t) )      |
| 100      | E1(t)           |
| 101      | E2(t)           |
| 110      | Q(t) and E2(t)  |
| 111      | not Q(t)        |

- 7. Diseñe un sistema secuencial que controle el funcionamiento de un lavaplatos. El sistema tiene las 2 entradas y 5 salidas mostradas en la figura y debe comportarse según las siguientes especificaciones:
  - En el estado inicial, todas las salidas valen '0'. Desde cualquier estado se va al estado inicial siempre que la tecla *on/off* vale '0', y allí se permanece hasta que *on/off* vale '1', momento en comienza desde el principio el ciclo de lavado.
  - Durante su funcionamiento, el aparato pasa por 3 etapas: lavado (2 ó 4 ciclos dependiendo del valor de la tecla ciclo rápido), aclarado (1 ó 2 ciclos dependiendo del valor de la tecla ciclo rápido) y secado (1 ciclo). Después del secado se pasa siempre al estado inicial.
  - Durante el lavado entra agua durante el primer ciclo, y durante el mismo se calienta.
     En el segundo ciclo se abre el cajetín del detergente. Todos los ciclos del lavado se mueven las aspas.
  - Durante el aclarado entra agua el primer ciclo. Se mueven las aspas todos los ciclos del aclarado.
  - Durante el secado se activa la salida secar.

#### Se pide:

- a) Especifique el sistema mediante un diagrama de estados como máquina de Moore.
- b) Diseñe el sistema usando un contador y el mínimo número de puertas posible.



# **Problemas adicionales:**

- **8.** Utilizando como bloque básico un contador con carga paralela módulo 16, implemente un contador ascendente programable módulo *m* (siendo 1 < *m* < 16). El sistema tendrá una entrada de capacitación de cuenta, una entrada de 4 bits por la que se indicará el valor máximo alcanzable en la cuenta y una salida de saturación que tomará el valor '1' cuando el contador alcance dicho valor máximo y adicionalmente su entrada de capacitación valga '1'.
- **9.** Diseñe un cronómetro digital que visualiza sobre 5 displays 7-segmentos los minutos, segundos y décimas de segundo transcurridos. El cronómetro tiene una entrada asíncrona, *reset*, para puesta a cero y una entrada, *stop*, que cuando toma el valor '0' detiene la cuenta y cuando vale '1' la reanuda. En su diseño use contadores como los desarrollados en el ejercicio anterior y conversores de BCD a 7-segmentos. Suponga que la frecuencia del reloj del sistema es de 100 Hz.
- 10. Se desea implementar un sistema secuencial que controle un rótulo luminoso formado por 8 leds. El sistema tendrá una señal de control C. Si C vale '0', los 4 leds permanecerán apagados. Si C vale '1', el sistema hará que los leds se iluminen siguiendo cíclicamente la secuencia mostrada en la figura, al ritmo fijado por la frecuencia del reloj del sistema.

# Se pide:

- a) Implemente el sistema usando un contador y una ROM 16×8.
- b) Amplíe el sistema para que los leds puedan iluminarse siguiendo 4 secuencias distintas, seleccionables a través de una entrada de 2 bits.
- c) Amplíe el sistema para que el usuario, a través de un entrada de 2 bits, pueda seleccionar la velocidad a la que se sigue la secuencia (normal, ×2, ×4 y ×8).



11. La luminosidad de un led puede regularse digitalmente mediante la técnica conocida como led dimming. Dado que la intensidad suministrada por la salida de un sistema digital es fija para encender un led y nula para apagarlo, esta técnica consiste modificar al porcentaje de tiempo durante el que sistema digital suministra intensidad al led cuando éste debe estar encendido. Así, el sistema digital en lugar de enviar una señal constante para encender el led (que daría lugar a un encendido de máxima luminosidad) envía una señal periódica de anchura de pulso variable cuyo factor de trabajo (el tiempo que está a '1') determina la luminosidad del led. Diseñe un circuito con una señal de carga paralela, una entrada para el valor de luminosidad (0-100) codificado en binario y una salida por la que generar la señal que regula la luminosidad de un led. Para diseñar el circuito

utilícese un contador, un registro y un comparador. La frecuencia de reloj es de 100 Hz (frecuencias inferiores hacen que el ojo humano detecte el parpadeo).

- **12.** Diseñe un circuito secuencial que elimine los rebotes de un pulsador. El circuito funcionará a 1 MHz, tendrá una entrada, *x*, por la que entra la señal con rebotes y una salida, *z*, por la que sale la señal filtrada. Su comportamiento, que se muestra en la figura, será el siguiente:
  - En reposo, mientras la entrada valga '1' (es decir, mientras el pulsador no se presione), la salida debe valer '1'.
  - Tras la detección del primer flanco de bajada (provocado por la presión del pulsador), la salida debe permanecer estable a '0' durante 100 ms con independencia de los valores que tome la entrada durante ese intervalo.
  - Transcurridos los 100 ms y mientras que la entrada valga '0' (es decir, mientras se mantenga el pulsador presionado), la salida debe valer '0'.
  - Tras la detección del primer flanco de subida (provocado por la depresión del pulsador), la salida debe permanecer estable a '1' durante 100 ms con independencia de los valores que tome la entrada durante ese intervalo.
  - Transcurridos los 100 ms, el sistema volverá al estado de reposo.

Para medir un intervalo de 100 ms utilícese un temporizador formado por un contador y un comparador. El sistema constará de una máquina de estados que convenientemente lea la entrada, escriba la salida, arranque el temporizador y espere su finalización.



**13.** Se desea ampliar la funcionalidad de un banco de 4 registros de 8 bits añadiéndole una función de copia. Para ello, dispondrá de una entrada de control adicional, *copy*. Cuando vale '0' el banco de registros debe comportarse normalmente y cuando vale '1' (y *we* también vale '1') debe copiar el contenido del registro indicado por <u>rw</u> ignorando el valor presente en <u>di</u>.



14. Un watchdog es un temporizador que se utiliza para la detección y recuperación de posibles errores de funcionamiento en un computador. Durante un funcionamiento normal, el computador reinicia regularmente el watchdog para evitar que este consuma su tiempo. Si el watchdog alcanza el time-out, activa una señal que dispara una acción correctiva (típicamente el reinicio del computador). Diseñe un watchdog con time-out

seleccionable (1s, 500ms, 250ms, 125ms) a través de una entrada de 2 bits. Además el sistema tendrá una entrada para reiniciar la cuenta y una salida que se activará al alcanzar el time-out. El sistema funcionará a 50 KHz y se diseñará usando un contador, un comparador y un multiplexor 4 a 1.

- **15.** Diseñe el sistema para controlar la apertura y cierre de una caja fuerte mostrado en la figura. Las entradas, *code* y *newCode*, están conectadas a un teclado, la salida *trials* a un display y la salida *lock* al motor del cerrojo. El sistema debe comportarse según las siguientes especificaciones:
  - El cerrojo permanece abierto mientras *lock* vale '0' y cerrado en caso contrario.
  - Inicialmente la caja fuerte debe estar abierta.
  - Cada vez que el usuario teclee una clave de 4 dígitos, el teclado pondrá en *code* un código de 16 bits (codificando en BCD las 4 teclas pulsadas) y pondrá la señal *newCode* a '1' durante un único ciclo de reloj para que el sistema lea en paralelo la clave introducida.
  - El primer código enviado hará que el sistema almacene la clave y cierre el cerrojo.
  - Los sucesivos códigos permitirán abrir el cerrojo siempre y cuando la clave leída coincida con la clave almacenada.
  - Se tendrán un máximo de 3 intentos para acertar la clave almacenada.
  - Tras fallar los 3 intentos el cerrojo quedará indefinidamente cerrado.
  - El sistema indicará a través de *trials* el número de intentos restantes hasta el bloqueo del cerrojo.

Para diseñar el sistema utilícese un registro de 16 bits, un comparador de igualdad de 16 bits y una máquina de estados.



- **16.** Una UART (Universal Asynchronous Receiver-Transmitter) es uno de los dispositivos de E/S serie más comunes. Consta de un transmisor que serializa los datos paralelos que se quieren enviar, un receptor que paraleliza los datos serie que se reciben y un controlador que comunica ambos elementos con el computador. Se desea diseñar el circuito que efectúa la transmisión serie asíncrona de datos de 8 bits. El circuito tiene las entradas y salidas mostradas en la figura y debe comportarse según las siguientes especificaciones:
  - En inactividad, la señal Tx debe valer '1'.
  - Los datos se transmitirán en una trama de 11 bits que comenzará con un bit de start a '0', los 8 bits de datos comenzando por el bit menos significativo, un bit de paridad impar (el patrón formado por este bit y los 8 bits de datos debe tener siempre un número impar de '1') y un bit de stop a '1'.
  - El sistema, cada vez que detecte que la señal *start* vale '1', cargará de *data* el dato a transmitir y comenzará a transmitirlo en serie.
  - La señal *ready* debe valer '0' mientras que se esté transmitiendo el dato y '1' en caso contrario

La frecuencia de reloj es de 5 MHz y los datos deberán transmitirse a 9600 baudios (bits/segundo). Para diseñar el circuito utilícese un registro de desplazamiento de 11 bits (para la conversión paralelo-serie de los datos), un contador 0-11 (para la cuenta

del número de bits desplazados), un contador del tamaño que considere oportuno (para la cuenta del número de ciclos que deben transcurrir entre un desplazamiento y otro calculados como el cociente entre la frecuencia de reloj y la velocidad de transmisión) y las puertas lógicas que estime necesarias.



17. Un buffer LIFO (last in, first out) es un almacén de datos no accesibles por dirección sino legibles en orden inverso al orden en que se escribieron (es decir, el primer dato que se puede leer es siempre el último que se ha escrito). Usando un contador ascendente/descendente, 2 RAM 256×8 bits y otros componentes que estime necesarios, diseñe una LIFO capaz de almacenar un máximo de 256 datos de 16 bits. El sistema tendrá una entrada/salida de datos, <u>d</u>, de 16 bits, 3 señales de control, *ce*, *we* y *oe*, para capacitar el módulo, la escritura y la lectura respectivamente y 2 señales de estado, *full* y *empty*, para indicar cuándo la LIFO está llena y cuándo está vacía.



- **18.** Usando un sumador/restador y un registro, diseñe un acumulador genérico que opere con números enteros con signo codificados en C2 con *n* bits. El sistema acepta un operando, y lo suma/resta al resultado calculado en con anterioridad. El sistema tiene un puerto de datos de entrada, <u>x</u>, un puerto de datos de salida, <u>z</u>, dos entradas de control, *ld* y *op*, y una salida de estado, *ov*. Si *ld* vale '1', el dato en la entrada <u>x</u> debe acumularse; si vale '0', no. Si la entrada *op* vale '0', el dato debe sumarse; si vale '1', restarse. La salida *ov* debe activarse cuando el resultado no sea representable en C2 con *n* bits.
- **19.** Usando multiplicadores, sumadores, multiplexores y registros, diseñe 3 rutas de datos sin controlador tal que cada una pueda realizar una de las siguientes expresiones, donde x, a y b son puertos de entrada de n bits y z es un puerto de salida de n bits:

a) 
$$z(t) = \sum_{i=1}^{t} [a(i) \cdot x(i)] \equiv z(t-1) + a(t) \cdot x(t)$$
  
b)  $z(t) = \sum_{i=1}^{t} [a(i) \cdot x(i) + b(i)] \equiv z(t-1) + a(t) \cdot x(t) + b(t)$   
c)  $z(t) = \sum_{i=1}^{t} [x(i)^2 + x(i) + b(i)] \equiv z(t-1) + x(t)^2 + x(t) + b(t)$ 

Rediseñe las rutas de datos b) y c) de modo que utilicen un único sumador. Discuta por qué estos diseños con solo un sumador requieren tener controlador y no pueden aceptar datos nuevos y generar resultados en todos los ciclos.

**20.** Diseñar un circuito secuencial capaz de calcular iterativamente el elemento i-ésimo de la serie de Fibonacci. El circuito tendrá una entrada, <u>i</u> de 5 bits, para indicar el elemento de la serie; una entrada, *inicio*, para indicar el comienzo del cálculo; una salida, *fin*, para indicar el fin del cálculo y una salida <u>z</u> de 20 bits, para indicar el valor del elemento de la serie indicado. La serie de Fibonacci se define recursivamente de la siguiente manera: fib(0)=0, fib(1)=1, fib(*i*)=fib(*i*-1) + fib(*i*-2). El sistema deberá diseñarse usando circuito realizará el cálculo iterativamente. Tendrá 1 sumador de 20 bits, 2 registros para almacenar los 2 últimos elementos de la serie y un contador que llevará la cuenta del índice.

**21.** Diseñar un sistema secuencial que implemente la división entera de 2 números naturales codificados en binario utilizando el algoritmo de restas sucesivas siguiente:



El sistema tendrá dos entradas, <u>dvnd</u> y <u>dvsr</u> de 8 bits, para operandos; una entrada, <u>inicio</u>, para indicar el comienzo del cálculo; una salida, <u>fin</u>, para indicar el fin del cálculo y dos salidas, <u>c</u> y <u>r</u> de 8 bits, para resultados. El sistema tendrá los puertos mostrados en la figura y utilizará 2 registros, 1 contador y 1 restador.

# Problemas de examen:

**22.** (Febrero 2012) Sea un tren eléctrico de juguete con un trazado de vías en forma de ocho que dispone de un sensor de presencia (*P*) y dos cambios de agujas (*C1* y *C2*). Se desea diseñar un sistema que, leyendo el valor del sensor y controlando los cambios de agujas, permita que el tren realice indefinidamente la siguiente secuencia: dos vueltas por el tramo superior, dos vueltas por el tramo inferior, una vuelta en ocho.

El sistema tiene como entrada *P* y como salidas *C1* y *C2*. La entrada *P* se activa (vale '1' durante un ciclo de reloj) cuando el tren pasa por el tramo de vía que comparten los trayectos circulares superior e inferior. Por su parte el tren seguirá una trayectoria que es función del valor en las salidas *C1* y *C2*:

- Cuando C1='0' y C2='0', el tren realiza recorridos circulares por el tramo superior.
- Cuando C1='1' y C2='1', el tren realiza recorridos circulares por el tramo inferior.
- Cuando C1='0' y C2='1', el tren pasa del tramo superior al inferior.
- Cuando C1='1' y C2='0', el tren pasa del tramo inferior al superior.



Suponiendo que el tren se encuentra en la posición inicial y circula en el sentido indicados en la figura, se pide:

a) Especificar el sistema como máquina de Moore

- b) Implementarlo utilizando un contador módulo-8 y el menor número de puertas lógicas.
- **23.** (Septiembre 2012) Se desea diseñar el sistema de control de una muñeca interactiva. El sistema tiene 2 entradas y 2 salidas, todas ellas binarias. La entrada *R* valdrá '1' cuando haya ruido y la entrada *C* lo hará cuando haya un chupete en la boca de la muñeca. Por su parte, la salida *G* habilita un generador de sonidos que reproduce o bien un llanto (si *L* es igual a '1') o bien algunas palabras (si *L* es igual a '0').



Una vez encendida, la muñeca se encontrará en estado "tranquila" donde, si no hay estímulos, ni habla, ni llora. Si se hace ruido, sigue "tranquila" y habla. Si se le pone el chupete (haya o no ruido), dejará de hablar (si lo estuviera haciendo) y pasará al estado "dormida". En el estado "dormida" no hace nada y permanecerá en él hasta que, sin tener el chupete puesto, se escuche un ruido. En ese caso llorará y pasará al estado "asustada". En el estado "asustada" permanecerá llorando mientras el ruido se mantenga. Cuando el ruido desaparezca dejará de llorar y pasará a estar "dormida" o "tranquila" en función de si tiene o no el chupete puesto.

# Se pide:

- a) Especificar el sistema como máquina de Mealy.
- b) Implementarlo utilizando un contador mod-4 y el menor número de puertas lógicas.